O flip-flop SR apresenta as mesmas funções lógicas do latch SR controlado, isto é, quando S = 0 e R = 0 , o flip-flop não muda de estado, permanecendo a mesma saída anterior, ou seja, Q Q = 0 . Quando S = 1 e R = 0 , então, na borda de disparo, o flip-flop vai para o estado SET, ou seja, Q = 1. Quando S = 0 e R = 1 , então, na borda de disparo, o flip-flop vai para o estado RESET, ou seja, Q = 0 . Por fim, quando S = 1 e R = 1 , ocorre a condição inválida, não sendo possível dizer qual será o estado do flip-flop, por isso, deve ser evitada
SILVA, Emerson Charles Martins da; SPERANDIO, Luiz; CALSAVARA, Larissa Vilxenski. Eletrônica Digital. Maringá - PR: Unicesumar, 2020. Reimpresso em 2023. 216 p.
Ao contrário dos latches tipo SR e D, o flip-flop JK não possui a condição inválida quando J e K estão em nível lógico alto, na verdade ele realiza o toggle do sinal. Analisando as entradas J e K abaixo, assinale o formato de onda para Q que dispara com clock na borda de SUBIDA.