Os circuitos sequenciais utilizam flip-flops para armazenar informações e mudar de estado conforme um sinal de clock. A frequência do clock determina o intervalo de tempo entre as transições de estado, influenciando a velocidade de processamento do sistema. Frequências muito altas podem causar instabilidades e erros de sincronização, enquanto frequências muito baixas podem comprometer o desempenho do sistema. Por isso, projetistas devem encontrar um equilíbrio adequado para cada aplicação.
Elaborado pelo professor.
Um certo sistema digital síncrono é controlado por um sinal de clock de 700 MHz. Assinale a alternativa correta com o maior atraso permitido no circuito combinacional para que o sistema funcione adequadamente:
Alternativas
Alternativa 1:
0,50 nS.
Alternativa 2:
1,42 nS.
Alternativa 3:
2,50 nS.
Alternativa 4:
7,00 nS.
Alternativa 5:
10,0 nS.