·
Cursos Gerais ·
Arquitetura de Computadores
Envie sua pergunta para a IA e receba a resposta na hora
Recomendado para você
Texto de pré-visualização
OK AULA5ArqCompII20222 Arquitetura de Computadores Multiciclo Os multiplexadores e os registradores internos permitem uma redução significativa tanto no tamanho quanto no custo do hardware As unidades acessíveis ao programador PC memória e registradores e o registrador interno IR necessitam de sinal de controle de escrita A memória precisará de sinal de controle para a leitura A unidade de controle da ALU monociclo será usada para o controle do caminho de dados multiciclo Caminho de dados multiciclo deve suportar desvios CondIncond Entradas do PC PC PC 4 PC AluOut PC IR26 desl 2 bits 4 msbits do PC Slide 40 Arquitetura de Computadores Multiciclo Caminho de dados Multiciclo sinais de controle IouD MemRead MemWrite IRWrite RegDst RegWrite AluSourceA PC 0 M u x 1 Address Memory MemData Write data Instruction 2521 Instruction 2016 Instruction 150 Instruction register Instruction 150 Memory data register 0 M u x 1 0 M u x 1 Read register 1 Read register 2 Registers Write register Write data Read data 1 A B 321 4 x 1 2 3 Zero ALU ALU result Aluout 0 M u x 1 Sign extend MemtoReg AluSourceB AluOp Shift left 2 ALU Control Slide 41
Envie sua pergunta para a IA e receba a resposta na hora
Recomendado para você
Texto de pré-visualização
OK AULA5ArqCompII20222 Arquitetura de Computadores Multiciclo Os multiplexadores e os registradores internos permitem uma redução significativa tanto no tamanho quanto no custo do hardware As unidades acessíveis ao programador PC memória e registradores e o registrador interno IR necessitam de sinal de controle de escrita A memória precisará de sinal de controle para a leitura A unidade de controle da ALU monociclo será usada para o controle do caminho de dados multiciclo Caminho de dados multiciclo deve suportar desvios CondIncond Entradas do PC PC PC 4 PC AluOut PC IR26 desl 2 bits 4 msbits do PC Slide 40 Arquitetura de Computadores Multiciclo Caminho de dados Multiciclo sinais de controle IouD MemRead MemWrite IRWrite RegDst RegWrite AluSourceA PC 0 M u x 1 Address Memory MemData Write data Instruction 2521 Instruction 2016 Instruction 150 Instruction register Instruction 150 Memory data register 0 M u x 1 0 M u x 1 Read register 1 Read register 2 Registers Write register Write data Read data 1 A B 321 4 x 1 2 3 Zero ALU ALU result Aluout 0 M u x 1 Sign extend MemtoReg AluSourceB AluOp Shift left 2 ALU Control Slide 41