1
Organização de Computadores
UECE
42
Organização de Computadores
UECE
67
Organização de Computadores
UECE
2
Organização de Computadores
UFAM
Texto de pré-visualização
Nome Matrıcula Assunto Tabela verdade de circuitos combinacionais padroes e projeto do circuitos sequenciais Entrega Este trabalho deve ser entregue em papel em escrita manual propria 1 2 pts Apresentar as Tabelas Verdade dos circuitos codificador decodificador multiplexador sele tor demultiplexador Nestes circuitos quais sao as funcoes quando estao presentes das l ogicas de habilitacao Enable EN e da habilitacao da saıda OE output enable 2 4 pts Um circuito sequencial sıncrono com uma entrada X e uma saıda Y deve funcionar assim a saída deve ser 1 em um ciclo do clock quando as entradas foram iguais nos dois ciclos imediatamente anteriores Desenvolver o diagrama de transicao de estados a tabela de transicao de estados e projetar o circuito sequencial síncrono utilizando a FF tipo D b FF tipo T c FF tipo JK 3 4 pts Um circuito sequencial síncrono com uma entrada X e uma saída Y deve funcionar assim a saída deve ser 1 em um ciclo do clock quando as entradas foram iguais nos dois ciclos imediatamente anteriores desde que a entrada anterior a essas tenha sido diferente Desenvolver o diagrama de transicao de estados a tabela de transicao de estados e projetar o circuito sequencial s ıncrono utilizando a FF tipo D b FF tipo T c FF tipo JK 1 Nome Matrıcula Assunto Tabela verdade de circuitos combinacionais padroes e projeto do circuitos sequenciais Entrega Este trabalho deve ser entregue em papel em escrita manual propria 1 2 pts Apresentar as Tabelas Verdade dos circuitos codificador decodificador multiplexador sele tor demultiplexador Nestes circuitos quais sao as funcoes quando estao presentes das logicas de habilitacao Enable EN e da habilitacao da saıda OE output enable DECODIFICADOR A1 A0 O0 O1 O2 O3 0 0 1 0 0 0 0 1 0 1 0 0 1 0 0 0 1 0 1 1 0 0 0 1 CODIFICADOR I2 I1 I0 A3 A2 A1 A0 1 0 0 1 1 0 1 0 1 0 0 0 1 1 0 0 1 1 1 1 0 MULTIPLEXADOR CONTROLE ENTRADA ATIVDA C0 C1 0 0 E0 1 0 E1 0 1 E2 1 1 E3 DEMULTIPLEXADOR ENTRADA DE CONTROLE C0 C1 C2 1 0 0 0 0 0 1 1 0 0 1 0 1 0 1 0 0 1 1 1 1 0 1 1 SAÍDA ATIVIDA S0 S1 S2 S3 S4 S5 S6 S7 As respectivas funções são Codificador Enable EN O sinal de habilitação controla se a saída do codificador será atualizada Quando EN é igual a 0 a saída permanece em 0 independentemente das entradas de dados Quando EN é igual a 1 a saída é atualizada de acordo com as entradas de dados Decodificador Enable EN O sinal de habilitação controla se a saída do decodificador será atualizada Quando EN é igual a 0 a saída permanece em 0 independentemente das entradas de código Quando EN é igual a 1 a saída é atualizada de acordo com as entradas de código Multiplexador Seletor Enable EN O sinal de habilitação controla se a saída do multiplexador será atualizada Quando EN é igual a 0 a saída permanece em 0 independentemente das entradas de dados e dos sinais de seleção Quando EN é igual a 1 a saída é atualizada com base nas entradas de dados e nos sinais de seleção Demultiplexador Output Enable OE O sinal de habilitação de saída controla se as saídas do demultiplexador estarão ativas Quando OE é igual a 0 todas as saídas estarão em estado de alta impedância Z ou seja desativadas Quando OE é igual a 1 as saídas são ativadas e atualizadas de acordo com a entrada de dados e os sinais de seleção 2 4 pts Um circuito sequencial síncrono com uma entrada X e uma saída Y deve funcionar assim a saída deve ser 1 em um ciclo do clock quando as entradas foram iguais nos dois ciclos imediatamente anteriores Desenvolver o diagrama de transicao de estados a tabela de transicao de estados e projetar o circuito sequencial síncrono utilizando a FF tipo D b FF tipo T c FF tipo JK X0 X1 X 0 X 1 0 0 0 1 A X B 0 0 0 0 1 0 1 0 0 1 1 1 Utilizando flipflops tipo D X CLK Utilizando flipflops tipo T X CLK Utilizando flipflops tipo JK X CLK K J D Y T Y J Y 3 4 pts Um circuito sequencial síncrono com uma entrada X e uma saída Y deve funcionar assim a saída deve ser 1 em um ciclo do clock quando as entradas foram iguais nos dois ciclos imediatamente anteriores desde que a entrada anterior a essas tenha sido diferente Desenvolver o diagrama de transicao de estados a tabela de transicao de estados e projetar o circuito sequencial sıncrono utilizando a FF tipo D b FF tipo T c FF tipo JK Qn X Qn 1 Y 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 x Y TIPO D TIPO T TIPO JK
1
Organização de Computadores
UECE
42
Organização de Computadores
UECE
67
Organização de Computadores
UECE
2
Organização de Computadores
UFAM
Texto de pré-visualização
Nome Matrıcula Assunto Tabela verdade de circuitos combinacionais padroes e projeto do circuitos sequenciais Entrega Este trabalho deve ser entregue em papel em escrita manual propria 1 2 pts Apresentar as Tabelas Verdade dos circuitos codificador decodificador multiplexador sele tor demultiplexador Nestes circuitos quais sao as funcoes quando estao presentes das l ogicas de habilitacao Enable EN e da habilitacao da saıda OE output enable 2 4 pts Um circuito sequencial sıncrono com uma entrada X e uma saıda Y deve funcionar assim a saída deve ser 1 em um ciclo do clock quando as entradas foram iguais nos dois ciclos imediatamente anteriores Desenvolver o diagrama de transicao de estados a tabela de transicao de estados e projetar o circuito sequencial síncrono utilizando a FF tipo D b FF tipo T c FF tipo JK 3 4 pts Um circuito sequencial síncrono com uma entrada X e uma saída Y deve funcionar assim a saída deve ser 1 em um ciclo do clock quando as entradas foram iguais nos dois ciclos imediatamente anteriores desde que a entrada anterior a essas tenha sido diferente Desenvolver o diagrama de transicao de estados a tabela de transicao de estados e projetar o circuito sequencial s ıncrono utilizando a FF tipo D b FF tipo T c FF tipo JK 1 Nome Matrıcula Assunto Tabela verdade de circuitos combinacionais padroes e projeto do circuitos sequenciais Entrega Este trabalho deve ser entregue em papel em escrita manual propria 1 2 pts Apresentar as Tabelas Verdade dos circuitos codificador decodificador multiplexador sele tor demultiplexador Nestes circuitos quais sao as funcoes quando estao presentes das logicas de habilitacao Enable EN e da habilitacao da saıda OE output enable DECODIFICADOR A1 A0 O0 O1 O2 O3 0 0 1 0 0 0 0 1 0 1 0 0 1 0 0 0 1 0 1 1 0 0 0 1 CODIFICADOR I2 I1 I0 A3 A2 A1 A0 1 0 0 1 1 0 1 0 1 0 0 0 1 1 0 0 1 1 1 1 0 MULTIPLEXADOR CONTROLE ENTRADA ATIVDA C0 C1 0 0 E0 1 0 E1 0 1 E2 1 1 E3 DEMULTIPLEXADOR ENTRADA DE CONTROLE C0 C1 C2 1 0 0 0 0 0 1 1 0 0 1 0 1 0 1 0 0 1 1 1 1 0 1 1 SAÍDA ATIVIDA S0 S1 S2 S3 S4 S5 S6 S7 As respectivas funções são Codificador Enable EN O sinal de habilitação controla se a saída do codificador será atualizada Quando EN é igual a 0 a saída permanece em 0 independentemente das entradas de dados Quando EN é igual a 1 a saída é atualizada de acordo com as entradas de dados Decodificador Enable EN O sinal de habilitação controla se a saída do decodificador será atualizada Quando EN é igual a 0 a saída permanece em 0 independentemente das entradas de código Quando EN é igual a 1 a saída é atualizada de acordo com as entradas de código Multiplexador Seletor Enable EN O sinal de habilitação controla se a saída do multiplexador será atualizada Quando EN é igual a 0 a saída permanece em 0 independentemente das entradas de dados e dos sinais de seleção Quando EN é igual a 1 a saída é atualizada com base nas entradas de dados e nos sinais de seleção Demultiplexador Output Enable OE O sinal de habilitação de saída controla se as saídas do demultiplexador estarão ativas Quando OE é igual a 0 todas as saídas estarão em estado de alta impedância Z ou seja desativadas Quando OE é igual a 1 as saídas são ativadas e atualizadas de acordo com a entrada de dados e os sinais de seleção 2 4 pts Um circuito sequencial síncrono com uma entrada X e uma saída Y deve funcionar assim a saída deve ser 1 em um ciclo do clock quando as entradas foram iguais nos dois ciclos imediatamente anteriores Desenvolver o diagrama de transicao de estados a tabela de transicao de estados e projetar o circuito sequencial síncrono utilizando a FF tipo D b FF tipo T c FF tipo JK X0 X1 X 0 X 1 0 0 0 1 A X B 0 0 0 0 1 0 1 0 0 1 1 1 Utilizando flipflops tipo D X CLK Utilizando flipflops tipo T X CLK Utilizando flipflops tipo JK X CLK K J D Y T Y J Y 3 4 pts Um circuito sequencial síncrono com uma entrada X e uma saída Y deve funcionar assim a saída deve ser 1 em um ciclo do clock quando as entradas foram iguais nos dois ciclos imediatamente anteriores desde que a entrada anterior a essas tenha sido diferente Desenvolver o diagrama de transicao de estados a tabela de transicao de estados e projetar o circuito sequencial sıncrono utilizando a FF tipo D b FF tipo T c FF tipo JK Qn X Qn 1 Y 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 x Y TIPO D TIPO T TIPO JK