·

Engenharia de Computação ·

Dispositivos Eletrônicos

· 2023/1

Send your question to AI and receive an answer instantly

Ask Question

Recommended for you

Preview text

1 Etapa: Projetar um contador síncrono MOD-10 com um botão de start/stop e contagem crescente/decrescente selecionável por uma chave manual. Modelar o problema por uma FSM e obter o Hardware responsável pela implementação utilizando diagrama de blocos (circuito esquemático) como método de entrada. Validar os resultados em qualquer simulador e produzir relatório técnico simplificado com os detalhes mais importantes da solução (Especificação dos Regs, Projeto do DPE e do DS, etc). 2 Etapa: Descrever o circuito desenvolvido no Exercício Individual 1 (E1), total ou parcialmente, em verilog e em VHDL. Enviar os arquivos de projeto e um breve relato das principais conclusões obtidas (max 01 página). OBS: O conteúdo detalhado sobre HDLs, especialmente verilog, ainda não foi ministrado. Assim, sugiro tomarem como base os exemplos das aulas e aqueles disponíveis no Eda Playground.