1
Sistemas Digitais
FPAS
35
Sistemas Digitais
FPAS
18
Sistemas Digitais
UMG
12
Sistemas Digitais
UMG
11
Sistemas Digitais
UMG
1
Sistemas Digitais
CEFET/MG
2
Sistemas Digitais
UNEMAT
2
Sistemas Digitais
UMG
3
Sistemas Digitais
IFB
20
Sistemas Digitais
UFABC
Texto de pré-visualização
SISTEMAS DIGITAIS Alguns circuitos digitais podem ser encontrados encapsulados no formato de um circuito integrado CI otimizando espaço e aumentando a eficiência Com relação à eletrônica digital responda as seguintes questões A Preencha as informações abaixo de acordo com o datasheet do circuito integrado CI DM7408 Quantidade e função das portas lógicas presentes Quais são os pinos de alimentação Vcc e Gnd Qual é a faixa de tensão para alimentação Até qual tensão é considerado pela entrada um sinal de nível baixo A partir de qual tensão é considerado pela entrada um sinal de nível alto Qual é a máxima corrente de fornecimento para saída nível baixo Desenhe o diagrama de conexão de pelo menos uma porta lógica indicando a pinagem e monte a tabela verdade B Determine a expressão do circuito abaixo C Simplifique o máximo possível a expressão abaixo D Observe que o Flipflop abaixo possui uma bolha inversora porta NOT nas entradas de Clock Preset e Clear Com isso a atualização da saída Q será realizada na borda de descida do Clock CK dependendo dos sinais Clear CLR Preset PR entrada J e entrada K Desenhe a forma de onda da saída normal Q em função desses três sinais aplicados Sistemas Digitais A 4 portas AND Vcc é no pino 14 e GND é no pino 7 Faixa de tensão para alimentação é 475V a 525V Um sinal é considerado de nível baixo ate 08V Um sinal é considerado alto a partir de 2V A máxima corrente de fornecimento para saida nivel baixo é 16mA Diagrama e tabela verdade B S A B AC B D Podemos simplificar a expressão lógica S A B AC B D A B AC B D DeMorgan DeMorgan AB AC B D ABB ABD ABC ACD AB ABD ABC ACD AB 1 D ABC ACD AB ABC ACD C Para simplificar a expressão vamos utilizar mapa de Karnough S ABC ABC ABC ABC ABC Portanto S AB C D Observe que o Flipflop abaixo possui uma bolha inversora porta NOT nas entradas de Clock Preset e Clear Com isso a atualização da saída Q será realizada na borda de descida do Clock CK dependendo dos sinais Clear CLR Preset PR entrada J e entrada K Desenhe a forma de onda da saída normal Q em função desses três sinais aplicados imagem circuito flipflop com entradas J K PR CLR e saídas Q e Q complementares imagem gráfico com sinais desenhados para CK PR CLR J K e Q
1
Sistemas Digitais
FPAS
35
Sistemas Digitais
FPAS
18
Sistemas Digitais
UMG
12
Sistemas Digitais
UMG
11
Sistemas Digitais
UMG
1
Sistemas Digitais
CEFET/MG
2
Sistemas Digitais
UNEMAT
2
Sistemas Digitais
UMG
3
Sistemas Digitais
IFB
20
Sistemas Digitais
UFABC
Texto de pré-visualização
SISTEMAS DIGITAIS Alguns circuitos digitais podem ser encontrados encapsulados no formato de um circuito integrado CI otimizando espaço e aumentando a eficiência Com relação à eletrônica digital responda as seguintes questões A Preencha as informações abaixo de acordo com o datasheet do circuito integrado CI DM7408 Quantidade e função das portas lógicas presentes Quais são os pinos de alimentação Vcc e Gnd Qual é a faixa de tensão para alimentação Até qual tensão é considerado pela entrada um sinal de nível baixo A partir de qual tensão é considerado pela entrada um sinal de nível alto Qual é a máxima corrente de fornecimento para saída nível baixo Desenhe o diagrama de conexão de pelo menos uma porta lógica indicando a pinagem e monte a tabela verdade B Determine a expressão do circuito abaixo C Simplifique o máximo possível a expressão abaixo D Observe que o Flipflop abaixo possui uma bolha inversora porta NOT nas entradas de Clock Preset e Clear Com isso a atualização da saída Q será realizada na borda de descida do Clock CK dependendo dos sinais Clear CLR Preset PR entrada J e entrada K Desenhe a forma de onda da saída normal Q em função desses três sinais aplicados Sistemas Digitais A 4 portas AND Vcc é no pino 14 e GND é no pino 7 Faixa de tensão para alimentação é 475V a 525V Um sinal é considerado de nível baixo ate 08V Um sinal é considerado alto a partir de 2V A máxima corrente de fornecimento para saida nivel baixo é 16mA Diagrama e tabela verdade B S A B AC B D Podemos simplificar a expressão lógica S A B AC B D A B AC B D DeMorgan DeMorgan AB AC B D ABB ABD ABC ACD AB ABD ABC ACD AB 1 D ABC ACD AB ABC ACD C Para simplificar a expressão vamos utilizar mapa de Karnough S ABC ABC ABC ABC ABC Portanto S AB C D Observe que o Flipflop abaixo possui uma bolha inversora porta NOT nas entradas de Clock Preset e Clear Com isso a atualização da saída Q será realizada na borda de descida do Clock CK dependendo dos sinais Clear CLR Preset PR entrada J e entrada K Desenhe a forma de onda da saída normal Q em função desses três sinais aplicados imagem circuito flipflop com entradas J K PR CLR e saídas Q e Q complementares imagem gráfico com sinais desenhados para CK PR CLR J K e Q