·

Cursos Gerais ·

Circuitos Elétricos 3

Envie sua pergunta para a IA e receba a resposta na hora

Fazer Pergunta

Texto de pré-visualização

Lista de Exercícios Revisão para a Prova 2 Exercício 1 Desenhar os gráficos de Vs x t e Ve x t para o circuito onde Ve 02senwtV Exercício 2 Qual a faixa de ajuste de ganho de tensão em DB para o circuito da Figura abaixo Dados P1 5kΩ R11kΩ e RF20kΩ Exercício 3 Qual a tensão de saída do circuito abaixo sabendo que R1R2R3R4 1K V12 mV e V2 1 mV Exercício 4 Calcule VS e a corrente na carga IL no circuito da F igura abaixo Exercício 5 Determinar VS no circuito abaixo Exercício 6 Qual a máxima amplitude que pode ter a tensão de entrada Ve para que a saída não sature distorcendo a senoide de saída Vsat 10V Exercício 7 Qual o valor de Ve que resulta numa saída Vsaida igual a 8V no circuito Exercício 8 Qual a tensão de saída do somador da Figura abaixo Exercício 9 Para o filtro passabaixas da Figura abaixo pedese A freqüência de corte O ganho de tensão de dB Para uma freqüência de entrada de 1 Hz qual a tensão de saída Para uma freqüência de entrada igual a freqüência de corte qual a tensão de saída Para uma freqüência de entrada igual a 15923 qual a tensão de saída Para uma freqüência de entrada igual a 15923 qual a tensão de saída Desenhe o gráfico tensão x freqüência com os valores obtidos anteriormente Exercício 10 Na Figura abaixo considere C1 560 nF C2 680 pF e R1 82 KΩ Responda Que filtro é este Deduza ou explique e mostre a equação do ganho na banda de passagem Qual o valor deste ganho Qual é a freqüência de corte Para uma freqüência de entrada igual a freqüência de corte qual a tensão de saída Para uma freqüência de entrada igual a 1K Hz qual a tensão de saída Para uma freqüência de entrada igual a 50 Hz qual a tensão de saída Esboce o gráfico Tensão de Saída x freqüência normalizado Vin 1 para os dados acima Exercício 11 Dado o sinal de ECG abaixo projete um circuito que eleve a amplitude do sinal para 5Vpp Após esta etapa projete um circuito que condicione o sinal na faixa de freqüência mostrada mantendo sua fase O estágio final do circuito deve ser um buffer para ligálo à entrada de um ADC 100 mV pp Prof Júlio C D Conway PONTIFÍCIA UNIVERSIDADE CATÓLICA DE MINAS GERAIS ENGENHARIA DE COMPUTAÇÃO SISTEMAS ANALÓGICOS