1
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
93
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
Texto de pré-visualização
Prova 3 Sistemas Digitais 20251 Em Dupla Prof Luciano Cunha de Araújo Pimenta 1 Considere o projeto RTL de um processador customizado para um sistema que gera as sequências de padrões de saída conforme especificado a seguir O sistema tem duas entradas externas x1 e x2 e três saídas wyz Ao iniciar o sistema as saídas devem começar em 0 depois o sistema deve ser controlado por todos os estados enquanto as entradas x1 0 e x2 0 Ao colocar as entradas x1 0 e x2 1 a seguinte sequência de padrões deve ser mostrada nas saídas wyz 001 durante 8 segundos wyz 011 durante 8 segundos wyz 100 durante 8 segundos segundo que as entradas permanecem em x1 0 e x2 1 Caso as entradas sejam colocadas em x1 1 e x2 0 então a sequência passa a ser wyz 001 durante 10 segundos wyz 010 durante 10 segundos wyz 011 durante 10 segundos sendo repetida até que as entradas sejam modificadas Assuma que a sequência 010 repetida que não mencionado Situação em que as duas entradas ficam em nível alto ou seja x1 1 e x2 1 nunca ocorre Assuma a existência de um clock de período 1ms 20 Pontos Desenvolva o projeto do referido processador mostrando todos os passos do projeto RTL até obter FSM do bloco de controle seu diagrama de estado e um sistema micro programado no modo captura dos sinais sendo pedido para realizar o projeto da FSM do bloco de controle Vale que não está sendo b 10 Pontos Agora descreva cada componente individual que compõe o o caminho de dados Com exceção de flipflops Multiplexadores e Decodificadores todos os demais componentes devem ser mostrados em nível de portas lógicas
1
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
93
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
Texto de pré-visualização
Prova 3 Sistemas Digitais 20251 Em Dupla Prof Luciano Cunha de Araújo Pimenta 1 Considere o projeto RTL de um processador customizado para um sistema que gera as sequências de padrões de saída conforme especificado a seguir O sistema tem duas entradas externas x1 e x2 e três saídas wyz Ao iniciar o sistema as saídas devem começar em 0 depois o sistema deve ser controlado por todos os estados enquanto as entradas x1 0 e x2 0 Ao colocar as entradas x1 0 e x2 1 a seguinte sequência de padrões deve ser mostrada nas saídas wyz 001 durante 8 segundos wyz 011 durante 8 segundos wyz 100 durante 8 segundos segundo que as entradas permanecem em x1 0 e x2 1 Caso as entradas sejam colocadas em x1 1 e x2 0 então a sequência passa a ser wyz 001 durante 10 segundos wyz 010 durante 10 segundos wyz 011 durante 10 segundos sendo repetida até que as entradas sejam modificadas Assuma que a sequência 010 repetida que não mencionado Situação em que as duas entradas ficam em nível alto ou seja x1 1 e x2 1 nunca ocorre Assuma a existência de um clock de período 1ms 20 Pontos Desenvolva o projeto do referido processador mostrando todos os passos do projeto RTL até obter FSM do bloco de controle seu diagrama de estado e um sistema micro programado no modo captura dos sinais sendo pedido para realizar o projeto da FSM do bloco de controle Vale que não está sendo b 10 Pontos Agora descreva cada componente individual que compõe o o caminho de dados Com exceção de flipflops Multiplexadores e Decodificadores todos os demais componentes devem ser mostrados em nível de portas lógicas