·
Engenharia em Sistemas Digitais ·
Sistemas Digitais
Send your question to AI and receive an answer instantly
Recommended for you
1
Circuito Lógico e Tabela da Verdade - Exercício 25
Sistemas Digitais
USJT
25
Introdução às Portas Lógicas - Aula 02
Sistemas Digitais
USJT
1
Mapas de Karnaugh: Representação com 5 Variáveis
Sistemas Digitais
USJT
34
Apresentação do Prof. Dr. Marcel Stefan Wagner
Sistemas Digitais
USJT
1
Seminário sobre Memórias e Dispositivos Lógicos Programáveis
Sistemas Digitais
USJT
1
Mapa de Karnaugh para 4 Variáveis
Sistemas Digitais
USJT
20
Data Sheet for CD4511B Types from Harris Semiconductor
Sistemas Digitais
USJT
1
Endereçamento IPv4: Estrutura e Cálculos
Sistemas Digitais
USJT
1
Propriedades e Notações Matemáticas em Lógica Digital
Sistemas Digitais
USJT
1
Verificação de Circuitos Lógicos - Exercício 26
Sistemas Digitais
USJT
Preview text
Primeiro convertemos a primeira parcela de hexadecimal para binário 𝐷35𝐵𝐹𝐸116 2 𝐷16 11012 316 00112 516 01012 𝐵16 10112 𝐹16 11112 𝐸16 11102 116 00012 Portanto 𝐷35𝐵𝐹𝐸116 11010011010110111111111000012 Encontramos o complemento de 2 para a segundar parcela Indo da direita para esquerda repetimos todos os zeros e o primeiro 1 e a partir do primeiro 1 invertemos todos os bits 011100001002 Completamos a quantidade de bits à esquerda com 1s Temos agora a soma 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 0 0 1 1 0 1 0 1 1 0 1 1 1 1 1 1 1 1 1 0 0 0 0 12 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 0 0 0 0 1 0 02 1 1 1 0 1 0 0 1 1 0 1 0 1 1 0 1 1 1 0 1 1 0 1 1 0 0 1 0 12 O primeiro 1 da esquerda é retirado e nos dá o resultado 𝐷35𝐵𝐹𝐸116 100011111002 11010011010110111011011001012
Send your question to AI and receive an answer instantly
Recommended for you
1
Circuito Lógico e Tabela da Verdade - Exercício 25
Sistemas Digitais
USJT
25
Introdução às Portas Lógicas - Aula 02
Sistemas Digitais
USJT
1
Mapas de Karnaugh: Representação com 5 Variáveis
Sistemas Digitais
USJT
34
Apresentação do Prof. Dr. Marcel Stefan Wagner
Sistemas Digitais
USJT
1
Seminário sobre Memórias e Dispositivos Lógicos Programáveis
Sistemas Digitais
USJT
1
Mapa de Karnaugh para 4 Variáveis
Sistemas Digitais
USJT
20
Data Sheet for CD4511B Types from Harris Semiconductor
Sistemas Digitais
USJT
1
Endereçamento IPv4: Estrutura e Cálculos
Sistemas Digitais
USJT
1
Propriedades e Notações Matemáticas em Lógica Digital
Sistemas Digitais
USJT
1
Verificação de Circuitos Lógicos - Exercício 26
Sistemas Digitais
USJT
Preview text
Primeiro convertemos a primeira parcela de hexadecimal para binário 𝐷35𝐵𝐹𝐸116 2 𝐷16 11012 316 00112 516 01012 𝐵16 10112 𝐹16 11112 𝐸16 11102 116 00012 Portanto 𝐷35𝐵𝐹𝐸116 11010011010110111111111000012 Encontramos o complemento de 2 para a segundar parcela Indo da direita para esquerda repetimos todos os zeros e o primeiro 1 e a partir do primeiro 1 invertemos todos os bits 011100001002 Completamos a quantidade de bits à esquerda com 1s Temos agora a soma 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 0 0 1 1 0 1 0 1 1 0 1 1 1 1 1 1 1 1 1 0 0 0 0 12 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 0 0 0 0 1 0 02 1 1 1 0 1 0 0 1 1 0 1 0 1 1 0 1 1 1 0 1 1 0 1 1 0 0 1 0 12 O primeiro 1 da esquerda é retirado e nos dá o resultado 𝐷35𝐵𝐹𝐸116 100011111002 11010011010110111011011001012