·

Engenharia Mecatrônica ·

Sistemas Digitais

Send your question to AI and receive an answer instantly

Ask Question

Recommended for you

Preview text

Sistema Avaliativo Atividade 2 1 PONTO Alunoa Turno Diurno Turma N01 Data 18062022 Cursos DisciplinaSISTEMAS DIGITAIS Professor Claudinete da S de Melo QUESTÕES Questão 1 Sobre elementos digitais armazenadores de memória leia e analise as afirmativas abaixo I Latches são elementos capazes de armazenar informação binária e são utilizados em circuitos sequenciais síncronos II A diferença fundamental entre um latches e flipflops é o tempo em que o armazenador está habilitado a mudar o estado lógico da saída que no caso do flipflop é superior III Desconsiderando o método de habilitação para mudança de estados um flipflop JK e um latch RS possuem a mesma tabela de transição IV A saída de um flipflop D possui nível lógico constante e igual a zero se o SLQR ³cleaU do dispositivo é acionado por lógica complementar e está conectado a um sinal de nível lógico alto Assinale a alternativa correta A A afirmação IV é verdadeira B As afirmações I e III são verdadeiras C Apenas a afirmação III é verdadeira D Apenas a afirmação II é falsa E A afirmação III é falsa Questão 2 Para o FF da figura abaixo desenhe as formas de onda nas saí das em função dos Sinais aplicados Questão 3 Sinais digitais são definidos em um espaço amplitudetempo em que o tempo é discreto e a amplitude é contínua Justifique Questão 4 Assinale a alternativa que preenche CORRETAMENTE as lacunas abaixo Flipflops e latches são circuitos digitais utilizados entre outros como elementos de memória para armazenar os estados de circuitos Os flipflops e os latches possuem uma entrada sinal de controle utilizada por um circuito externo para iniciar o processo de armazenamento da informação no componente A principal diferença entre esses componentes é que no o sinal de controle é sensível ao nível zero ou um enquanto que no o sinal de controle é sensível à borda de subida ou de descida a combinacionais latch flipflop b sequenciais latch flipflop c analógicos flipflop latch d sequenciais flipflop latch e combinacionais flipflop latch Questão 5 Analise o circuito a seguir Após análise desse circuito a função implementada é de um A contador assíncrono decádico B contador síncrono de módulo 6 C decodificador de contadores síncronos D registrador de deslocamento Questão 6 O que é um contador Decádico Esboce Questão 7 Quando se refere à entrada CLK de um flipflop o termo disparada por borda significa que a essa entrada não é ativada por nenhuma parte do sinal de pulso b essa entrada é ativada pela transição do sinal de clock c o flipflop está trabalhando no seu modo assíncrono d essa entrada é ativada por um sinal senoidal Questão 8 Analise o circuito e assinale a alternativa correta a O circuito é um latch de portas NOR que atua como um flipflop b RESETAR o circuito significa colocar a saída no nível lógico zero ou seja Q 0 c SETAR o circuito significa colocar a saída Q no nível lógico um ou seja Q 1 d Analisando o circuito constatase que para quaisquer valores de SET e RESET a saída Q será sempre 1 Questão 9 Flipflop é um circuito digital pulsado uso de clock utilizado como uma memória de um bit Com relação ao assunto identifique como verdadeiras V ou falsas F as seguintes afirmativas A tabela verdade de um flipflop JK com clock é a seguinte O flipflop disparado por transição faz uso de um detector de transição para garantir que a saída vai responder à entrada somente quando uma transição de disparo do sinal de clock ocorrer Caso esse detector não seja utilizado o circuito resultante vai operar como um latch do tipo C A tabela verdade de um flipflop assíncrono JCLK é a apresentada abaixo Os atrasos de propagação ocorrem sempre que um sinal causa a mudança de estado da saída de um flipflop Assinale a alternativa que apresenta a sequência correta de cima para baixo A V V F V B V F V F C F V V F D V F F V E F F V V Questão 10 Considere as afirmações abaixo em relação a circuitos lógicos Sequenciais I O próximo estado de circuitos sequenciais depende não somente do estado atual podendo depender também das entradas II Um flipflop tipo D sensível à borda positiva copia sua entrada para a saída na borda de subida do relógio III Um flipflop tipo D sensível à borda positiva troca seu estado quando o relógio faz uma transição do estado 1 para o estado 0 Quais estão corretas A Apenas I B Apenas III C Apenas I e II D Apenas II e III E I II e III Questão 11 Determine a frequência de saída para um circuito divisor de frequência composto por 10 flipflops dado que a frequência de entrada é 2048 MHz A 205 kHz B 1024 kHz C 20 kHz D 32 kHz E 4048 kHz Questão 12 Um contador ondulante de 10 bits tem um sinal de clock de 256kHz aplicado a ele a Qual é o número de módulo deste contador b Qual será a frequência na saída do MSB c Qual será o ciclo de trabalho do sinal MSB Questão 13 Qual a diferença de contador síncrono para assíncrono Questão 14 Em relação aos sistemas digitais julgue o próximo item Nos contadores assíncronos apesar da designação que recebem as transições dos flipflops são simultâneas Certo Errado Questão 15 Qual é o menor número de flipflops necessários para se implementar um contador síncrono de módulo 15 A 2 B 4 C 8 D 16 E 32 O EXEMPLO ABAIXO SERVIRÁ COMO MODELO PARA AS PRÓXIMAS QUESTÕES 16 17 E 18 Interligue os FF abaixo de modo a formar um contador de 0 a 13 com terminal de RESET indicando as saídas e a entrada de clock Acrescente as portas lógicas necessárias Questão 16 Interligue os FF abaixo de modo a formar um contador de 0 a 14 com terminal de RESET indicando as saídas e a entrada de clock Acrescente as portas lógicas necessárias Questão 17 Interligue os FF abaixo de modo a formar um contador decrescente de 9 a 0 com terminal de RESET indicando as saídas e a entrada de clock Acrescente as portas lógicas necessárias Questão 18 Interligue os FF abaixo de modo a formar um contador de 3 a 7 com terminal de RESET indicando as saídas e a entrada de clock Acrescente as portas lógicas necessárias Questão 19 De acordo com a figura abaixo de um Contador Assíncrono Ripple com quatro saídas A B C e D Com 18 pulsos de clock descreva COUNT de cada pulso Questão 20 Um certo flipflop JK tem tpd 12ns Qual é o maior número MOD do contador que pode operar a 10 MHz Sucesso Letra E são diferentes Que tem MODMódulo10 ou seja todo contador que conta de 0 até 9 Esse é o Decádico Assíncrono Esse é o Decádico Síncrono Letra B o erro está em vermelho Letra C Com relógio seu professor quis dizer Clock Na verdade essa palavra não se traduz Tudo muda junto Os 3 pontos foi só pra não precisar desenhar mais hehe Esse exemplo conta de 0 a 13 pq ele faz a parada no 14 Para contar de 0 a 14 é só parar em 15 Como mostra abaixo Espero ter ajudado fico à disposição para eventuais dúvidas Tentei explicar em todos os detalhes e com exemplos para uma maior compreensão Deixei a mais a 9 e 12 de brinde Estão aí pra baixo Coloquei um exemplo próximo a 20 também para ajudar se puder me avaliar e dar um feedback escrito novamente agradeço muito amigoa Um grande abraço e até a próxima Questão 9 Flipflop é um circuito digital pulsado uso de clock utilizado como uma memória de um bit Com relação ao assunto identifique como verdadeiras V ou falsas F as seguintes afirmativas A tabela verdade de um flipflop JK com clock é a seguinte J K CLK Q 0 0 Q0 não muda 1 0 1 0 1 0 1 1 Q0 comuta O flipflop disparado por transição faz uso de um detector de transição para garantir que a saída vai responder à entrada somente quando uma transição de disparo do sinal de clock ocorrer Caso esse detector não seja utilizado o circuito resultante vai operar como um latch do tipo SR A tabela verdade de um flipflop assíncrono JCLK é a apresentada abaixo PRESET CLEAR Resposta do FF 1 1 Operação com clock 0 1 Q 1 1 0 Q 0 0 0 Não usada Q irá responder a J K e CLK 215 FlipFlop JK com Preset e Clear Conforme dito o flipflop poderá assumir valores Q 1 e Q 0 mediante a utilização das entradas preset e clear Estas entradas são inseridas no circuito conforme mostra a figura 29 Podemos observar que mesmo com CLK 0 portanto com J e K bloqueadas podemos impor ao circuito Q 1 com PR preset 0 ou Q 0 com CLR clear 0 Outra observação é que quando PR CLR 1 o circuito funciona normalmente como sendo um flipflop JK Um fator importante é que as entradas PR e CLR não podem assumir o valor 0 simultaneamente PR CLR 0 pois acarretaria uma situação não permitida CLR PR Q 0 0 NÃO PERMITIDO 0 1 0 1 0 1 1 1 FUNCIONAMENTO NORMAL Curso de Lógica Sequencial Cap 2 Elementos de Lógica Sequencial Prof Marcelo Wendling Não é a resposta correta mas dá pra chegar na resposta da 20 com ela Letra E são diferentes Que tem MODMódulo10 ou seja todo contador que conta de 0 até 9 Esse é o Decádico Assíncrono Esse é o Decádico Síncrono Letra B o erro está em vermelho Letra C Com relógio seu professor quis dizer Clock Na verdade essa palavra não se traduz Tudo muda junto Os 3 pontos foi só pra não precisar desenhar mais hehe Esse exemplo conta de 0 a 13 pq ele faz a parada no 14 Para contar de 0 a 14 é só parar em 15 Como mostra abaixo Espero ter ajudado fico à disposição para eventuais dúvidas Tentei explicar em todos os detalhes e com exemplos para uma maior compreensão Deixei a mais a 9 e 12 de brinde Estão aí pra baixo Coloquei um exemplo próximo a 20 também para ajudar se puder me avaliar e dar um feedback escrito novamente agradeço muito amigoa Um grande abraço e até a próxima Questão 9 Flipflop é um circuito digital pulsado uso de clock utilizado como uma memória de um bit Com relação ao assunto identifique como verdadeiras V ou falsas F as seguintes afirmativas A tabela verdade de um flipflop JK com clock é a seguinte J K CLK Q 0 0 Q0 não muda 1 0 1 0 1 0 1 1 Q0 comuta O flipflop disparado por transição faz uso de um detector de transição para garantir que a saída vai responder à entrada somente quando uma transição de disparo do sinal de clock ocorrer Caso esse detector não seja utilizado o circuito resultante vai operar como um latch do tipo SR A tabela verdade de um flipflop assíncrono JCLK é a apresentada abaixo PRESET CLEAR Resposta do FF 1 1 Operação com clock 0 1 Q 1 1 0 Q 0 0 0 Não usada Q irá responder a J K e CLK 215 FlipFlop JK com Preset e Clear Conforme dito o flipflop poderá assumir valores Q 1 e Q 0 mediante a utilização das entradas preset e clear Estas entradas são inseridas no circuito conforme mostra a figura 29 Podemos observar que mesmo com CLK 0 portanto com J e K bloqueadas podemos impor ao circuito Q 1 com PR preset 0 ou Q 0 com CLR clear 0 Outra observação é que quando PR CLR 1 o circuito funciona normalmente como sendo um flipflop JK Um fator importante é que as entradas PR e CLR não podem assumir o valor 0 simultaneamente PR CLR 0 pois acarretaria uma situação não permitida CLR PR Q 0 0 NÃO PERMITIDO 0 1 0 1 0 1 1 1 FUNCIONAMENTO NORMAL Curso de Lógica Sequencial Cap 2 Elementos de Lógica Sequencial Prof Marcelo Wendling Não é a resposta correta mas dá pra chegar na resposta da 20 com ela