1
Sistemas Digitais
UFMG
93
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
2
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
17
Sistemas Digitais
UFU
32
Sistemas Digitais
IFPB
24
Sistemas Digitais
UFU
49
Sistemas Digitais
UNOPAR
1
Sistemas Digitais
IFPB
Texto de pré-visualização
Prova 1 Sistemas Digitais 20162 Prof Luciano Cunha de Araújo Pimenta Nome Daniel Guimarães Sousa 1 Considere a função booleana FABCD BD ABD BCD a Reescreva a função na forma de soma de produtos 2 pontos b Mostre a tabela verdade para a função dada 3 pontos c Utilize o mapa K para minimizar o tamanho da lógica de dois níveis associada à equação dada e mostre a equação simplificada 3 pontos d Mostre o circuito correspondente à equação da letra c utilizando portas lógicas 3 pontos e Refaça a letra c considerando agora que a situação ABCD 0011 nunca ocorre 3 pontos 2 a Projete um decodificador 3 x 8 sem habilitação utilizando portas AND OR e NOT 2 pontos b Projete um multiplexador 8 x 1 de 8 bits 2 pontos c Projete o mesmo decodificador da letra a entretanto utilizando agora apenas multiplexadores 8x1 de 8 bits ou seja não é permitida a utilização de portas lógicas 2 pontos
1
Sistemas Digitais
UFMG
93
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
2
Sistemas Digitais
UFMG
1
Sistemas Digitais
UFMG
17
Sistemas Digitais
UFU
32
Sistemas Digitais
IFPB
24
Sistemas Digitais
UFU
49
Sistemas Digitais
UNOPAR
1
Sistemas Digitais
IFPB
Texto de pré-visualização
Prova 1 Sistemas Digitais 20162 Prof Luciano Cunha de Araújo Pimenta Nome Daniel Guimarães Sousa 1 Considere a função booleana FABCD BD ABD BCD a Reescreva a função na forma de soma de produtos 2 pontos b Mostre a tabela verdade para a função dada 3 pontos c Utilize o mapa K para minimizar o tamanho da lógica de dois níveis associada à equação dada e mostre a equação simplificada 3 pontos d Mostre o circuito correspondente à equação da letra c utilizando portas lógicas 3 pontos e Refaça a letra c considerando agora que a situação ABCD 0011 nunca ocorre 3 pontos 2 a Projete um decodificador 3 x 8 sem habilitação utilizando portas AND OR e NOT 2 pontos b Projete um multiplexador 8 x 1 de 8 bits 2 pontos c Projete o mesmo decodificador da letra a entretanto utilizando agora apenas multiplexadores 8x1 de 8 bits ou seja não é permitida a utilização de portas lógicas 2 pontos