• Home
  • Chat IA
  • Recursos
  • Guru IA
  • Professores
Home
Recursos
Chat IA
Professores

·

Engenharia Eletrônica ·

Sistemas Digitais

· 2021/1

Envie sua pergunta para a IA e receba a resposta na hora

Recomendado para você

Avaliação 1-2021 1

2

Avaliação 1-2021 1

Sistemas Digitais

UTFPR

Trabalho Circuito Monoestavel-2021 1

2

Trabalho Circuito Monoestavel-2021 1

Sistemas Digitais

UTFPR

Exemplo de fatura GST para Gokul Sandhya Ganashala - Elementos Traço e Fertilizantes NPK

1

Exemplo de fatura GST para Gokul Sandhya Ganashala - Elementos Traço e Fertilizantes NPK

Sistemas Digitais

UPE

Analise de Circuitos Digitais - Funcao e Diagrama de Estado de Contadores

1

Analise de Circuitos Digitais - Funcao e Diagrama de Estado de Contadores

Sistemas Digitais

PUC

Lista de Exercicios Sistemas Digitais - Soma Subtracao e Complemento de 2

2

Lista de Exercicios Sistemas Digitais - Soma Subtracao e Complemento de 2

Sistemas Digitais

UNA

Resolva as Questões

3

Resolva as Questões

Sistemas Digitais

CES-CL

Fundo Vermelho Abstrato com Gradiente - Vetor de Design

1

Fundo Vermelho Abstrato com Gradiente - Vetor de Design

Sistemas Digitais

UPE

Prova-Circuito-Sequencial-Maquina-Estados-CPF

6

Prova-Circuito-Sequencial-Maquina-Estados-CPF

Sistemas Digitais

UPE

Fone de Ouvido Bluetooth - Conforto, Qualidade e Portabilidade

1

Fone de Ouvido Bluetooth - Conforto, Qualidade e Portabilidade

Sistemas Digitais

UPE

Circuito e Diagrama Temporal: Análise de Saídas e Frequência

1

Circuito e Diagrama Temporal: Análise de Saídas e Frequência

Sistemas Digitais

PUC

Texto de pré-visualização

Ministério da Educação Universidade Tecnológica Federal do Paraná Campus Toledo Coordenação de Engenharia Eletrônica (COELE) Disciplina Sistemas Digitais - ET46B Data 01/09/2021 Docente Alessandro Paulo de Oliveira Ano/Semestre 2021/10 Aluno Nota Segunda Avaliação 1) Considerando um contador síncrono: a) Desenhe um contador decrescente módulo 16 com FFs J-K. b) Altere o desenho do ítem a) para o contador tornar-se decrescente módulo 11. c) Decodifique as saídas do contador do ítem b) e desenhe um sistema digital que quando ligado a este contador a sua saída permaneça em nível lógico 1 nos estados: 7, 6, 5 e 4. 2) A Figura abaixo mostra um computador controlando a velocidade de um motor. A corrente analógica de 0 a 12 mA do DAC produz de 0 a 3000 rpm (rotações por minuto) no motor. A saída do DAC para uma entrada em decimal de 6310 é 6 mA. Determine: a) A resolução do DAC em mA. b) A resolução em rpm. c) O número de bits do DAC. d) O valor em decimal que o computador deve aplicar nas entradas do DAC para que a rotação do motor seja a mais próxima possível de 2000 rpm. 3) Implemente um banco de memória de 64 k × 8 bits, utilizando a PROM 16 k × 4 e o decodificador 3 × 8, mostrados logo abaixo. a) Apresente o diagrama o elétrico das ligações: decodificador e memórias, barramento de endereço e barramento de dados. b) Apresente o mapa de memória do sistema completo indicando a faixa de endereço de cada memória. Ministério da Educação Universidade Tecnológica Federal do Paraná Campus Toledo Coordenação de Engenharia Eletrônica (COELE)

Envie sua pergunta para a IA e receba a resposta na hora

Recomendado para você

Avaliação 1-2021 1

2

Avaliação 1-2021 1

Sistemas Digitais

UTFPR

Trabalho Circuito Monoestavel-2021 1

2

Trabalho Circuito Monoestavel-2021 1

Sistemas Digitais

UTFPR

Exemplo de fatura GST para Gokul Sandhya Ganashala - Elementos Traço e Fertilizantes NPK

1

Exemplo de fatura GST para Gokul Sandhya Ganashala - Elementos Traço e Fertilizantes NPK

Sistemas Digitais

UPE

Analise de Circuitos Digitais - Funcao e Diagrama de Estado de Contadores

1

Analise de Circuitos Digitais - Funcao e Diagrama de Estado de Contadores

Sistemas Digitais

PUC

Lista de Exercicios Sistemas Digitais - Soma Subtracao e Complemento de 2

2

Lista de Exercicios Sistemas Digitais - Soma Subtracao e Complemento de 2

Sistemas Digitais

UNA

Resolva as Questões

3

Resolva as Questões

Sistemas Digitais

CES-CL

Fundo Vermelho Abstrato com Gradiente - Vetor de Design

1

Fundo Vermelho Abstrato com Gradiente - Vetor de Design

Sistemas Digitais

UPE

Prova-Circuito-Sequencial-Maquina-Estados-CPF

6

Prova-Circuito-Sequencial-Maquina-Estados-CPF

Sistemas Digitais

UPE

Fone de Ouvido Bluetooth - Conforto, Qualidade e Portabilidade

1

Fone de Ouvido Bluetooth - Conforto, Qualidade e Portabilidade

Sistemas Digitais

UPE

Circuito e Diagrama Temporal: Análise de Saídas e Frequência

1

Circuito e Diagrama Temporal: Análise de Saídas e Frequência

Sistemas Digitais

PUC

Texto de pré-visualização

Ministério da Educação Universidade Tecnológica Federal do Paraná Campus Toledo Coordenação de Engenharia Eletrônica (COELE) Disciplina Sistemas Digitais - ET46B Data 01/09/2021 Docente Alessandro Paulo de Oliveira Ano/Semestre 2021/10 Aluno Nota Segunda Avaliação 1) Considerando um contador síncrono: a) Desenhe um contador decrescente módulo 16 com FFs J-K. b) Altere o desenho do ítem a) para o contador tornar-se decrescente módulo 11. c) Decodifique as saídas do contador do ítem b) e desenhe um sistema digital que quando ligado a este contador a sua saída permaneça em nível lógico 1 nos estados: 7, 6, 5 e 4. 2) A Figura abaixo mostra um computador controlando a velocidade de um motor. A corrente analógica de 0 a 12 mA do DAC produz de 0 a 3000 rpm (rotações por minuto) no motor. A saída do DAC para uma entrada em decimal de 6310 é 6 mA. Determine: a) A resolução do DAC em mA. b) A resolução em rpm. c) O número de bits do DAC. d) O valor em decimal que o computador deve aplicar nas entradas do DAC para que a rotação do motor seja a mais próxima possível de 2000 rpm. 3) Implemente um banco de memória de 64 k × 8 bits, utilizando a PROM 16 k × 4 e o decodificador 3 × 8, mostrados logo abaixo. a) Apresente o diagrama o elétrico das ligações: decodificador e memórias, barramento de endereço e barramento de dados. b) Apresente o mapa de memória do sistema completo indicando a faixa de endereço de cada memória. Ministério da Educação Universidade Tecnológica Federal do Paraná Campus Toledo Coordenação de Engenharia Eletrônica (COELE)

Sua Nova Sala de Aula

Sua Nova Sala de Aula

Empresa

Central de ajuda Contato Blog

Legal

Termos de uso Política de privacidade Política de cookies Código de honra

Baixe o app

4,8
(35.000 avaliações)
© 2026 Meu Guru® • 42.269.770/0001-84