• Home
  • Chat IA
  • Guru IA
  • Tutores
  • Central de ajuda
Home
Chat IA
Guru IA
Tutores

·

Engenharia de Computação ·

Arquitetura de Computadores

Envie sua pergunta para a IA e receba a resposta na hora

Recomendado para você

Implementacao de ULA no Logisim - Trabalho Pratico

4

Implementacao de ULA no Logisim - Trabalho Pratico

Arquitetura de Computadores

MULTIVIX

Microprocessador Superescalar MIPS em VerilogHDL - Trabalho Pratico

9

Microprocessador Superescalar MIPS em VerilogHDL - Trabalho Pratico

Arquitetura de Computadores

PUC

Exercícios de MIPS - Arquitetura e Instruções

2

Exercícios de MIPS - Arquitetura e Instruções

Arquitetura de Computadores

INATEL

P2 - Dissertação Arquitetura de Computadores 2022 2

3

P2 - Dissertação Arquitetura de Computadores 2022 2

Arquitetura de Computadores

UERJ

Alteracao Datapath Unidade de Controle HW e Microprogramada - Anotacoes

1

Alteracao Datapath Unidade de Controle HW e Microprogramada - Anotacoes

Arquitetura de Computadores

PUC

Introdução à Arquitetura MIPS e Componentes de Hardware

36

Introdução à Arquitetura MIPS e Componentes de Hardware

Arquitetura de Computadores

INATEL

Instruções de Ponto Flutuante e Pseudoinstruções no MIPS

24

Instruções de Ponto Flutuante e Pseudoinstruções no MIPS

Arquitetura de Computadores

INATEL

Subconjunto de Instruções do MIPS

2

Subconjunto de Instruções do MIPS

Arquitetura de Computadores

INATEL

Liçao de Casa

2

Liçao de Casa

Arquitetura de Computadores

UNINGA

Simulador Mips 32bit Feito em C com Interfarce Grafica

3

Simulador Mips 32bit Feito em C com Interfarce Grafica

Arquitetura de Computadores

UTFPR

Texto de pré-visualização

ARQUITETURA DE COMPUTADORES EMENTA Organização dos computadores digitais memória principal unidade central de processamento dispositivos periféricos Organização de memória e paginação Camada ISA comandos e finalidades DMA Sistemas de arquivos Técnicas de entrada e saída Interrupções e sua implementação Estudo de arquiteturas atuais Conceitos de Sistemas Distribuídos BIBLIOGRAFIA BÁSICA STALLINGS William Arquitetura e organização de computadores projeto para o desempenho 5 ed São Paulo Prentice Hall 2002 TANENBAUM Andrew S Organização estruturada de computadores 4 ed Rio de Janeiro LTC Livros Técnicos e Científicos SA 2001 398p HENNESSY John L PATTERSON David A Arquitetura de computadores uma abordagem quantitativa Rio de Janeiro GEN LTC 2019 Livro digital 1 recurso online ISBN 9788595150669 Disponível em httpsintegradaminhabibliotecacombrbooks9788595150669 BIBLIOGRAFIA COMPLEMENTAR MONTEIRO Mario Antonio Introdução à organização de computadores 3 ed Rio de Janeiro LTC Livros Técnicos e Científicos SA 1996 397p DELGADO José RIBEIRO Carlos Arquitetura de computadores 5 ed Rio de Janeiro LTC 2017 Livro digital 1 recurso online ISBN 9788521633921 Disponível em httpsintegradaminhabibliotecacombrbooks9788521633921 WEBER Raul Fernando Fundamentos de arquitetura de computadores 4 ed Porto Alegre Bookman 2012 Livro digital 1 recurso online Livros didáticos informática UFRGS 8 ISBN 9788540701434 Disponível em httpsintegradaminhabibliotecacombrbooks9788540701434 PATTERSON David A HENNESSY John L Organização e projeto de computadores a interface hardwaresoftware Rio de Janeiro GEN LTC 2017 Livro digital 1 recurso online ISBN 9788595152908 Disponível em httpsintegradaminhabibliotecacombrbooks9788595152908 PAIXÃO Renato Rodrigues Arquitetura de computadores PCs São Paulo Érica 2014 Livro digital 1 recurso online ISBN 9788536518848 Disponível em httpsintegradaminhabibliotecacombrbooks9788536518848 QUESTÕES 1 2 pontos Escreva V se a afirmação for verdadeira e F se for falsa Os primeiros computadores das gerações G0 e G1 ainda não utilizavam transistores A Lei de Moore estabelece que o número de transistores integrados em um chip dobra a cada 12 meses Arquitetura de computadores se refere às unidades operacionais e suas interconexões ao passo que organização de computadores se refere ao conjunto de atributos visíveis ao programador Numa máquina multinível os 3 níveis mais baixos não foram projetados para serem utilizados por um programador comum e sim para dar suporte aos níveis mais altos Os principais componentes de um processador são Unidade de Controle Unidade Lógica Aritmética e Memória RAM A execução de um pipeline é um tipo de paralelismo no nível das instruções A Unidade de Controle é a responsável pela busca e pela determinação do tipo de cada instrução O interpretador simula uma função de um processador hardware através de um programa software A memória RAM é uma memória pequena e de alta velocidade usada para armazenar resultados temporários e informações de controle 2 1 ponto Converta cada número abaixo de acordo com a base numérica a 2910 2 16 b 5C16 2 10 c 011101012 10 16 3 1 ponto Ordene as etapas de execução de uma instrução no processador Busca da palavra se necessário e armazenamento em um dos registradores do processador Atualização do registrador PC fazendoo apontar para a instrução seguinte Busca da próxima instrução na memória Determinação do tipo de instrução que está armazenada no registrador de instruções Execução da instrução Determinação se necessário de onde uma palavra está armazenada na memória 4 2 pontos Suponha que números negativos sejam representados pelo sistema de complemento de 2 com 8 bits a Represente em complemento de 2 os números decimais 6510 e 11510 b Represente em decimal os números 10101010 e 11010111 c Verifique se a seguinte operação gera overflow Caso não gere overflow informe o valor do resultado em decimal 01011011 01110000 5 1 ponto A partir da expressão booleana abaixo mostre o circuito lógico e a tabela verdade correspondentes S AB BAC 6 1 ponto A partir do circuito lógico abaixo mostre a expressão lógica e a tabela verdade correspondentes 7 2 pontos A figura abaixo representa uma ULA de 1 bit e uma UC simplificadas a 10 Preencha a tabela de conversão de instruções abaixo de acordo com as entradas de decodificação D1 e D0 da UC D1 D0 Função 0 0 0 1 1 0 1 1 b 10 Preencha a tabela verdade abaixo dadas as entradas de decodificação D1 e D0 da UC e as entradas dos registradores A e B para obter as saídas S e Cout da ULA D1 D0 A B S Cout 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1

Envie sua pergunta para a IA e receba a resposta na hora

Recomendado para você

Implementacao de ULA no Logisim - Trabalho Pratico

4

Implementacao de ULA no Logisim - Trabalho Pratico

Arquitetura de Computadores

MULTIVIX

Microprocessador Superescalar MIPS em VerilogHDL - Trabalho Pratico

9

Microprocessador Superescalar MIPS em VerilogHDL - Trabalho Pratico

Arquitetura de Computadores

PUC

Exercícios de MIPS - Arquitetura e Instruções

2

Exercícios de MIPS - Arquitetura e Instruções

Arquitetura de Computadores

INATEL

P2 - Dissertação Arquitetura de Computadores 2022 2

3

P2 - Dissertação Arquitetura de Computadores 2022 2

Arquitetura de Computadores

UERJ

Alteracao Datapath Unidade de Controle HW e Microprogramada - Anotacoes

1

Alteracao Datapath Unidade de Controle HW e Microprogramada - Anotacoes

Arquitetura de Computadores

PUC

Introdução à Arquitetura MIPS e Componentes de Hardware

36

Introdução à Arquitetura MIPS e Componentes de Hardware

Arquitetura de Computadores

INATEL

Instruções de Ponto Flutuante e Pseudoinstruções no MIPS

24

Instruções de Ponto Flutuante e Pseudoinstruções no MIPS

Arquitetura de Computadores

INATEL

Subconjunto de Instruções do MIPS

2

Subconjunto de Instruções do MIPS

Arquitetura de Computadores

INATEL

Liçao de Casa

2

Liçao de Casa

Arquitetura de Computadores

UNINGA

Simulador Mips 32bit Feito em C com Interfarce Grafica

3

Simulador Mips 32bit Feito em C com Interfarce Grafica

Arquitetura de Computadores

UTFPR

Texto de pré-visualização

ARQUITETURA DE COMPUTADORES EMENTA Organização dos computadores digitais memória principal unidade central de processamento dispositivos periféricos Organização de memória e paginação Camada ISA comandos e finalidades DMA Sistemas de arquivos Técnicas de entrada e saída Interrupções e sua implementação Estudo de arquiteturas atuais Conceitos de Sistemas Distribuídos BIBLIOGRAFIA BÁSICA STALLINGS William Arquitetura e organização de computadores projeto para o desempenho 5 ed São Paulo Prentice Hall 2002 TANENBAUM Andrew S Organização estruturada de computadores 4 ed Rio de Janeiro LTC Livros Técnicos e Científicos SA 2001 398p HENNESSY John L PATTERSON David A Arquitetura de computadores uma abordagem quantitativa Rio de Janeiro GEN LTC 2019 Livro digital 1 recurso online ISBN 9788595150669 Disponível em httpsintegradaminhabibliotecacombrbooks9788595150669 BIBLIOGRAFIA COMPLEMENTAR MONTEIRO Mario Antonio Introdução à organização de computadores 3 ed Rio de Janeiro LTC Livros Técnicos e Científicos SA 1996 397p DELGADO José RIBEIRO Carlos Arquitetura de computadores 5 ed Rio de Janeiro LTC 2017 Livro digital 1 recurso online ISBN 9788521633921 Disponível em httpsintegradaminhabibliotecacombrbooks9788521633921 WEBER Raul Fernando Fundamentos de arquitetura de computadores 4 ed Porto Alegre Bookman 2012 Livro digital 1 recurso online Livros didáticos informática UFRGS 8 ISBN 9788540701434 Disponível em httpsintegradaminhabibliotecacombrbooks9788540701434 PATTERSON David A HENNESSY John L Organização e projeto de computadores a interface hardwaresoftware Rio de Janeiro GEN LTC 2017 Livro digital 1 recurso online ISBN 9788595152908 Disponível em httpsintegradaminhabibliotecacombrbooks9788595152908 PAIXÃO Renato Rodrigues Arquitetura de computadores PCs São Paulo Érica 2014 Livro digital 1 recurso online ISBN 9788536518848 Disponível em httpsintegradaminhabibliotecacombrbooks9788536518848 QUESTÕES 1 2 pontos Escreva V se a afirmação for verdadeira e F se for falsa Os primeiros computadores das gerações G0 e G1 ainda não utilizavam transistores A Lei de Moore estabelece que o número de transistores integrados em um chip dobra a cada 12 meses Arquitetura de computadores se refere às unidades operacionais e suas interconexões ao passo que organização de computadores se refere ao conjunto de atributos visíveis ao programador Numa máquina multinível os 3 níveis mais baixos não foram projetados para serem utilizados por um programador comum e sim para dar suporte aos níveis mais altos Os principais componentes de um processador são Unidade de Controle Unidade Lógica Aritmética e Memória RAM A execução de um pipeline é um tipo de paralelismo no nível das instruções A Unidade de Controle é a responsável pela busca e pela determinação do tipo de cada instrução O interpretador simula uma função de um processador hardware através de um programa software A memória RAM é uma memória pequena e de alta velocidade usada para armazenar resultados temporários e informações de controle 2 1 ponto Converta cada número abaixo de acordo com a base numérica a 2910 2 16 b 5C16 2 10 c 011101012 10 16 3 1 ponto Ordene as etapas de execução de uma instrução no processador Busca da palavra se necessário e armazenamento em um dos registradores do processador Atualização do registrador PC fazendoo apontar para a instrução seguinte Busca da próxima instrução na memória Determinação do tipo de instrução que está armazenada no registrador de instruções Execução da instrução Determinação se necessário de onde uma palavra está armazenada na memória 4 2 pontos Suponha que números negativos sejam representados pelo sistema de complemento de 2 com 8 bits a Represente em complemento de 2 os números decimais 6510 e 11510 b Represente em decimal os números 10101010 e 11010111 c Verifique se a seguinte operação gera overflow Caso não gere overflow informe o valor do resultado em decimal 01011011 01110000 5 1 ponto A partir da expressão booleana abaixo mostre o circuito lógico e a tabela verdade correspondentes S AB BAC 6 1 ponto A partir do circuito lógico abaixo mostre a expressão lógica e a tabela verdade correspondentes 7 2 pontos A figura abaixo representa uma ULA de 1 bit e uma UC simplificadas a 10 Preencha a tabela de conversão de instruções abaixo de acordo com as entradas de decodificação D1 e D0 da UC D1 D0 Função 0 0 0 1 1 0 1 1 b 10 Preencha a tabela verdade abaixo dadas as entradas de decodificação D1 e D0 da UC e as entradas dos registradores A e B para obter as saídas S e Cout da ULA D1 D0 A B S Cout 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1

Sua Nova Sala de Aula

Sua Nova Sala de Aula

Empresa

Central de ajuda Contato Blog

Legal

Termos de uso Política de privacidade Política de cookies Código de honra

Baixe o app

4,8
(35.000 avaliações)
© 2025 Meu Guru®