·
Cursos Gerais ·
Sistemas Digitais
Send your question to AI and receive an answer instantly
Recommended for you
10
Atividade de Pesquisa Sistemas Digitais - Exercícios Resolvidos e Projetos Lógicos
Sistemas Digitais
UMG
7
Sistemas Digitais - Lógica Binária, Portas Lógicas e Álgebra Booleana
Sistemas Digitais
UMG
1
Lista de Exercícios - Contadores Binários Síncronos e Assíncronos com Flip Flops JK
Sistemas Digitais
UMG
5
Laboratorio-VHDL-Implementacao-Maquina-de-Estados-Mealy-Reconhecedor-de-Sequencia-1101
Sistemas Digitais
UMG
20
Projeto de Contadores Digitais Síncronos e Assíncronos com Flip-Flops JK - Sistemas Digitais
Sistemas Digitais
UMG
9
Atividade de Sistemas Digitais
Sistemas Digitais
UMG
1
ADC de Aproximacoes Sucessivas 4 Bits - Notas e Logica de Controle
Sistemas Digitais
UMG
6
Circuitos Sequenciais Contadores e Detectores de Sequências
Sistemas Digitais
UMG
2
Exercício - Circuitos Digitais
Sistemas Digitais
UMG
2
Prática 02 FlipFlop D - Experimentos e Tabela Verdade no Logisim
Sistemas Digitais
UMG
Preview text
1 Se duas formas de onda A e B sao aplicadas nas entradas de uma porta AND conforme mostrado na figura abaixo qual e a forma de onda de saida resultante 2 Projete um circuito lógico para implementar a operaçao especificada na tabela verdade mostrada na imagem abaixo Atividade de Pesquisa Sistemas Digitais INSTRUÇÕES Esta Avaliação contém 10 dez questões totalizando 10 dez pontos Você deve preencher dos dados no Cabeçalho para sua identificação o Nome Data de entrega As respostas devem ser digitadas abaixo de cada pergunta Ao terminar grave o arquivo com o seu nome e envie o arquivo pelo sistema NOTA Atividade de Pesquisa Data Aluno a Sistemas Digitais 3 Determine a forma de onda fout para o circuito dado na imagem abaixo quando uma onda quadrada de 8 kHz for aplicada na entrada de clock do flipflop A 4 A Figura abaixo mostra um temporizador 555 configurado no modo oscilador Determine a frequencia de saida e o ciclo de trabalho 5 Sao realizadas medidas de frequencia no contador truncado mostrado na imagem abaixo conforme indicado Determine se o contador esta funcionando corretamente e em caso negativo determine o defeito Atividade de Pesquisa Sistemas Digitais 6 Mostre os estados do registrador de 5 bits mostrado na imagem abaixo para as formas de onda de entrada de dados especificada e do clock Considere que o registrador esteja inicialmente zerado todos os bits em nivel 0 7 O conteudo hexadecimal do registrador CS e do IP sao mostrados na imagem abaixo Determine o endereço fisico da próxima instruçao na memória 8 Um ALM em um FPGA Stratix II e configurado no modo LUT estendida como mostra a imagem abaixo Para as saidas da LUT especifica mostrada determine a saida de soma de produtos final 9 Determine as saidas A B A B e A B para os numeros de entradas mostrados no comparador visto na imagem abaixo Atividade de Pesquisa Sistemas Digitais 10 Determine as margens de ruido dos niveis ALTO e BAIXO para CMOS e TTL usando as informaçoes dadas nas imagens abaixo Atividade de Pesquisa Sistemas Digitais Atividade de Pesquisa Sistemas Digitais Q01 A forma de onda da saia resultante seguira a tabela verdade A B S 0 0 0 0 1 0 1 0 0 1 1 1 Q02 Os termos apresentados tratemse de mintermos e a expressão da saída X pode ser deduzida como XA BC A BCABC XC A XOR B ABC Q03 Q04 A frequência do oscilador é determinada pela equação f 144 R12R2C 1 144 22k247k 0022μ 564 kHz O ciclo de trabalho pode ser determinado pela equação Ton0693R1R2 C1069322k47k 0022μ1052 μs Q05 O contador em questão é composto por 16 estágios de Flip Flops em sequência dessa forma a frequência da saída deveria ser 10MHz 16 625kHz Sendo assim não está funcionando corretamente pois a frequência de saída está muito inferior ao esperado Q06 Q07 O registrador IP aponta para a próxima instrução local da memória Sendo assim o endereço físico da próxima instrução na memória é 0FF216 Q08 A saída de soma de produtos final é SA5 A4 A3 A 2 A1 A5 A 4 A3 A2 A1 A5 A 4 A3 A2 A1 A 0 A6 A 5 A 4 A3 A 2A 6 A5 A4 A3 A 2A 6 A5 A4 A3 A2 A0 S A5 A5 A 4 A3 A 2 A1 A5 A4 A3 A 2 A1 A 0 A6 A 5 A 4 A3 A2 A2A 6 A5 A4 A3 A2 A0 SA 4 A3 A2 A 1 A5 A 4 A3 A2 A1 A 0 A6 A 5 A 4 A3 A6 A5 A 4 A3 A2 A 0 S A 4 A5 A 4 A 3 A2 A1 A0A 6 A5 A3 A 4 A 4 A 2 A0 S A 4 A5 A3 A2 A1 A0 A6 A5 A3 A4 A2 A 0 Q09 A01102610 B00112310 Logo AB1 AB0 AB0 Q10 a MRH Entrada53515V MRH Saida54406V MRL Entrada15015V MRL Saida0330033V b MRH Entrada33213V MRH Saida332409V MRL Entrada08008V MRL Saida04004 V c MRH Entrada523V MRH Saida52426V MRL Entrada08008V MRL Saida04004 V
Send your question to AI and receive an answer instantly
Recommended for you
10
Atividade de Pesquisa Sistemas Digitais - Exercícios Resolvidos e Projetos Lógicos
Sistemas Digitais
UMG
7
Sistemas Digitais - Lógica Binária, Portas Lógicas e Álgebra Booleana
Sistemas Digitais
UMG
1
Lista de Exercícios - Contadores Binários Síncronos e Assíncronos com Flip Flops JK
Sistemas Digitais
UMG
5
Laboratorio-VHDL-Implementacao-Maquina-de-Estados-Mealy-Reconhecedor-de-Sequencia-1101
Sistemas Digitais
UMG
20
Projeto de Contadores Digitais Síncronos e Assíncronos com Flip-Flops JK - Sistemas Digitais
Sistemas Digitais
UMG
9
Atividade de Sistemas Digitais
Sistemas Digitais
UMG
1
ADC de Aproximacoes Sucessivas 4 Bits - Notas e Logica de Controle
Sistemas Digitais
UMG
6
Circuitos Sequenciais Contadores e Detectores de Sequências
Sistemas Digitais
UMG
2
Exercício - Circuitos Digitais
Sistemas Digitais
UMG
2
Prática 02 FlipFlop D - Experimentos e Tabela Verdade no Logisim
Sistemas Digitais
UMG
Preview text
1 Se duas formas de onda A e B sao aplicadas nas entradas de uma porta AND conforme mostrado na figura abaixo qual e a forma de onda de saida resultante 2 Projete um circuito lógico para implementar a operaçao especificada na tabela verdade mostrada na imagem abaixo Atividade de Pesquisa Sistemas Digitais INSTRUÇÕES Esta Avaliação contém 10 dez questões totalizando 10 dez pontos Você deve preencher dos dados no Cabeçalho para sua identificação o Nome Data de entrega As respostas devem ser digitadas abaixo de cada pergunta Ao terminar grave o arquivo com o seu nome e envie o arquivo pelo sistema NOTA Atividade de Pesquisa Data Aluno a Sistemas Digitais 3 Determine a forma de onda fout para o circuito dado na imagem abaixo quando uma onda quadrada de 8 kHz for aplicada na entrada de clock do flipflop A 4 A Figura abaixo mostra um temporizador 555 configurado no modo oscilador Determine a frequencia de saida e o ciclo de trabalho 5 Sao realizadas medidas de frequencia no contador truncado mostrado na imagem abaixo conforme indicado Determine se o contador esta funcionando corretamente e em caso negativo determine o defeito Atividade de Pesquisa Sistemas Digitais 6 Mostre os estados do registrador de 5 bits mostrado na imagem abaixo para as formas de onda de entrada de dados especificada e do clock Considere que o registrador esteja inicialmente zerado todos os bits em nivel 0 7 O conteudo hexadecimal do registrador CS e do IP sao mostrados na imagem abaixo Determine o endereço fisico da próxima instruçao na memória 8 Um ALM em um FPGA Stratix II e configurado no modo LUT estendida como mostra a imagem abaixo Para as saidas da LUT especifica mostrada determine a saida de soma de produtos final 9 Determine as saidas A B A B e A B para os numeros de entradas mostrados no comparador visto na imagem abaixo Atividade de Pesquisa Sistemas Digitais 10 Determine as margens de ruido dos niveis ALTO e BAIXO para CMOS e TTL usando as informaçoes dadas nas imagens abaixo Atividade de Pesquisa Sistemas Digitais Atividade de Pesquisa Sistemas Digitais Q01 A forma de onda da saia resultante seguira a tabela verdade A B S 0 0 0 0 1 0 1 0 0 1 1 1 Q02 Os termos apresentados tratemse de mintermos e a expressão da saída X pode ser deduzida como XA BC A BCABC XC A XOR B ABC Q03 Q04 A frequência do oscilador é determinada pela equação f 144 R12R2C 1 144 22k247k 0022μ 564 kHz O ciclo de trabalho pode ser determinado pela equação Ton0693R1R2 C1069322k47k 0022μ1052 μs Q05 O contador em questão é composto por 16 estágios de Flip Flops em sequência dessa forma a frequência da saída deveria ser 10MHz 16 625kHz Sendo assim não está funcionando corretamente pois a frequência de saída está muito inferior ao esperado Q06 Q07 O registrador IP aponta para a próxima instrução local da memória Sendo assim o endereço físico da próxima instrução na memória é 0FF216 Q08 A saída de soma de produtos final é SA5 A4 A3 A 2 A1 A5 A 4 A3 A2 A1 A5 A 4 A3 A2 A1 A 0 A6 A 5 A 4 A3 A 2A 6 A5 A4 A3 A 2A 6 A5 A4 A3 A2 A0 S A5 A5 A 4 A3 A 2 A1 A5 A4 A3 A 2 A1 A 0 A6 A 5 A 4 A3 A2 A2A 6 A5 A4 A3 A2 A0 SA 4 A3 A2 A 1 A5 A 4 A3 A2 A1 A 0 A6 A 5 A 4 A3 A6 A5 A 4 A3 A2 A 0 S A 4 A5 A 4 A 3 A2 A1 A0A 6 A5 A3 A 4 A 4 A 2 A0 S A 4 A5 A3 A2 A1 A0 A6 A5 A3 A4 A2 A 0 Q09 A01102610 B00112310 Logo AB1 AB0 AB0 Q10 a MRH Entrada53515V MRH Saida54406V MRL Entrada15015V MRL Saida0330033V b MRH Entrada33213V MRH Saida332409V MRL Entrada08008V MRL Saida04004 V c MRH Entrada523V MRH Saida52426V MRL Entrada08008V MRL Saida04004 V