6
Sistemas Digitais
UMG
10
Sistemas Digitais
UMG
9
Sistemas Digitais
UMG
18
Sistemas Digitais
UMG
12
Sistemas Digitais
UMG
2
Sistemas Digitais
UMG
11
Sistemas Digitais
UMG
5
Sistemas Digitais
UMG
1
Sistemas Digitais
UMG
7
Sistemas Digitais
UMG
Texto de pré-visualização
Sistemas Digitais e Arquitetura de Computadores Considerações Entregar os arquivos cdl pdf pelo moodle Meu RA é 22014543 1 Utilizando o programa Cedar Lógic utilizando portas lógicas NAND se o seu RA for par ou portas NOR se seu RA for impar implemente a Circuito meio somador b Circuito somador completo c Circuito meio subtrator d Circuito subtrator completo 2 Implemente um somador 4 bits a partir da implementação com portas lógicas NOR se o seu RA for par ou porta NAND se seu RA for impar 3 Implemente um decodificador para 7 segmentos a partir da tabela verdade descrita abaixo Construa o circuito no simulador Cedar Logic apresente o mapa de karnaugh e a expressão de cada saída Tabela do decodificador A B C D Digito 0 0 0 0 x 0 0 0 1 x 0 0 1 0 x 0 0 1 1 x 0 1 0 0 x 0 1 0 1 x 0 1 1 0 9 0 1 1 1 8 1 0 0 0 7 1 0 0 1 6 1 0 1 0 5 1 0 1 1 4 1 1 0 0 3 1 1 0 1 2 1 1 1 0 1 1 1 1 1 0
6
Sistemas Digitais
UMG
10
Sistemas Digitais
UMG
9
Sistemas Digitais
UMG
18
Sistemas Digitais
UMG
12
Sistemas Digitais
UMG
2
Sistemas Digitais
UMG
11
Sistemas Digitais
UMG
5
Sistemas Digitais
UMG
1
Sistemas Digitais
UMG
7
Sistemas Digitais
UMG
Texto de pré-visualização
Sistemas Digitais e Arquitetura de Computadores Considerações Entregar os arquivos cdl pdf pelo moodle Meu RA é 22014543 1 Utilizando o programa Cedar Lógic utilizando portas lógicas NAND se o seu RA for par ou portas NOR se seu RA for impar implemente a Circuito meio somador b Circuito somador completo c Circuito meio subtrator d Circuito subtrator completo 2 Implemente um somador 4 bits a partir da implementação com portas lógicas NOR se o seu RA for par ou porta NAND se seu RA for impar 3 Implemente um decodificador para 7 segmentos a partir da tabela verdade descrita abaixo Construa o circuito no simulador Cedar Logic apresente o mapa de karnaugh e a expressão de cada saída Tabela do decodificador A B C D Digito 0 0 0 0 x 0 0 0 1 x 0 0 1 0 x 0 0 1 1 x 0 1 0 0 x 0 1 0 1 x 0 1 1 0 9 0 1 1 1 8 1 0 0 0 7 1 0 0 1 6 1 0 1 0 5 1 0 1 1 4 1 1 0 0 3 1 1 0 1 2 1 1 1 0 1 1 1 1 1 0