5
Sistemas Digitais
UMG
10
Sistemas Digitais
UMG
9
Sistemas Digitais
UMG
6
Sistemas Digitais
UMG
9
Sistemas Digitais
UMG
1
Sistemas Digitais
UMG
20
Sistemas Digitais
UMG
9
Sistemas Digitais
UMG
18
Sistemas Digitais
UMG
12
Sistemas Digitais
UMG
Texto de pré-visualização
Patas XO XNOR e Circuitos Lógiwititméticos f Eueççícios de Projeto de Circuitos Lógicos 11 Resolução Saídas Si Si S 1 verde O vermelho Entradas A B e C 1 presença O ausência ABCSSzS S O O O 1 O 0 A B o 1 o 1 s Bc A O 1 0 O 1 O 0 1 1 O 1 O 1 0 O 1 O 1 1 À 1 O 1 1 O 0 S s s o ÉÊPÊTE si S ÃBC FIE 12 O 0 O 0 O 0 O 0 tskikoyjo O 0 O 1 O 0 0 O O 0 1 O 0 O 0 O tao E xoYJFJjygjo O 1 1 00 O 0 O 1 O 0 000T kik iEEH O 1 O 1 O 0 O I Kiko O 1 1 O 0 O 1 0 O 1 1 1 0 O I I takieoytkyjo 1 O 0 t 0 O 1 O 1 O 1 O 0 I O 0 1 1 01 o YJJjjygyto O Kiko 1 1 O 0 000T kik iEET 1 1 O 1 0 O I I Kiko 1 1 1 O 0 I 1 O 1 1 1 1 I O 0 I t Vftptkiijo Teiloy KOYIYIO I EÃÍÊJjjjj liET K No 2 Postas IR e 1012 21 Peeta XII OU Exclusivo K ÃB AÍ A B O 1 I I I 0 A saída da porta XOR é de nível ALTO somente quando apenas uma das entradas por de nível ALTO símbolo gráfico A A ⑦ B ÃB AÍ A porta XOR recebe apenas DUAS entradas 22 torta 10h coincidência X Atos A B t AB a 5 A B AF AB A B DX AB A B AO B ÜBAB A saída é de nível lógico 0 O 1 ALTO quando todas as 0 I entradas são iguais i I 1 O 1 símbolo gráfico ÍT AOB AB ÃB B A porta XNOK recebe apenas duas entradas Exemplo relação entre XOR e XNOR A ⑦ B C A ⑦ B c A BTOC A BÊ A BOT A Ba AOBOC A ④ BTOCTOD AOB Cti A B COD AOB cê AOTSICCOD A 013 ④ COD Ciçuito Comparado Projetar um comparador de igualdade entre dois números de 2 bits Sua saída deve ser de nível lógico ALTO quando os números forem iguais YUoyiySI O 0 O 1 O 0 O 1 O Kikoii O 0 1 O Eiko 0 O 1 1 01 o o O 1 10 O S IIIJj Eteoyiy vii g g O 1 11 a kikoyiy 1 O 00 O 1 O 01 O Iyilkoy boy 1 O 1 O 1 Kyi tojo Voy O 1 O 1 J 1 1 00 kiyicteooy teiyilkooy 1 1 01 O 1 1 10 O no Oy Kyi the y 1 1 1 1 1 Ckooyo k 0g K Ko Yi Y Bjos r Oaks Para projetar um circuito comparado com uma quantidade maior de bits basta incluir novas portas XNOR para cada bit adicional Exemplo com 4 bits s kooy K oy Nao ya rksoys 1 Circuitos Aritméticos Unidade lógica e Aritmética ULA e cumulado 11 Memória Unidade ULA de controle 1 Registrado B senador binário paralelo circuito lógico que realiza a soma de dois números binários de modo que os bits são todos inseridos simultaneamente na entrada do som a dor 11 Sonhadores de 1bit Meio somado Halt Adler lembre se que e bitte 0 O 1 1 7 Ife transporte I I I T AIMEE O 1 O 1 S A ④ B 1 0 O 1 T AB 1 1 1 O A B I s i A B À Ha Halt Adler f t T S L lo Meio somado Senador completo Full Adler Eiçemplo 11102 1102 iiiÉÉÊ 1101 ABTeTm 1 O 0 1 A D TE Fe A IFE BTE O 1 O A ④ Te A DTOTE o ᵗ O 1 1 1 O A ⑦ B ⑦ TE O 1 1 O 1 1 O teles 1 O 1 O S A Te ATE 1 1 1 1 1 A B A B TE ⑧ ① ⑥ I 111 TE A B g FA Full Ts s Adde IHE I i somados completo 42 Senador 4 bits Exemplo I TA TÀÍÃ Ao Í B B B Bo Sy Sz Sa S So É g Pay A B Ao Bo te te te FA FA FA HA Ts S Ts S s T s 1 Su S S S So 43 Circuito Multiplicador c semeadores Evçempho 11 112 K KTTYTJ Tabela Verdade da Mutt 14 7171 A044 ᵗF y y BIBI BO O 1 O 1 0 O 1 1 o de 1 tstzt Zo Operarão AND Circuito K no Y Y ② a HEFF 1 Z D 7 t 3
5
Sistemas Digitais
UMG
10
Sistemas Digitais
UMG
9
Sistemas Digitais
UMG
6
Sistemas Digitais
UMG
9
Sistemas Digitais
UMG
1
Sistemas Digitais
UMG
20
Sistemas Digitais
UMG
9
Sistemas Digitais
UMG
18
Sistemas Digitais
UMG
12
Sistemas Digitais
UMG
Texto de pré-visualização
Patas XO XNOR e Circuitos Lógiwititméticos f Eueççícios de Projeto de Circuitos Lógicos 11 Resolução Saídas Si Si S 1 verde O vermelho Entradas A B e C 1 presença O ausência ABCSSzS S O O O 1 O 0 A B o 1 o 1 s Bc A O 1 0 O 1 O 0 1 1 O 1 O 1 0 O 1 O 1 1 À 1 O 1 1 O 0 S s s o ÉÊPÊTE si S ÃBC FIE 12 O 0 O 0 O 0 O 0 tskikoyjo O 0 O 1 O 0 0 O O 0 1 O 0 O 0 O tao E xoYJFJjygjo O 1 1 00 O 0 O 1 O 0 000T kik iEEH O 1 O 1 O 0 O I Kiko O 1 1 O 0 O 1 0 O 1 1 1 0 O I I takieoytkyjo 1 O 0 t 0 O 1 O 1 O 1 O 0 I O 0 1 1 01 o YJJjjygyto O Kiko 1 1 O 0 000T kik iEET 1 1 O 1 0 O I I Kiko 1 1 1 O 0 I 1 O 1 1 1 1 I O 0 I t Vftptkiijo Teiloy KOYIYIO I EÃÍÊJjjjj liET K No 2 Postas IR e 1012 21 Peeta XII OU Exclusivo K ÃB AÍ A B O 1 I I I 0 A saída da porta XOR é de nível ALTO somente quando apenas uma das entradas por de nível ALTO símbolo gráfico A A ⑦ B ÃB AÍ A porta XOR recebe apenas DUAS entradas 22 torta 10h coincidência X Atos A B t AB a 5 A B AF AB A B DX AB A B AO B ÜBAB A saída é de nível lógico 0 O 1 ALTO quando todas as 0 I entradas são iguais i I 1 O 1 símbolo gráfico ÍT AOB AB ÃB B A porta XNOK recebe apenas duas entradas Exemplo relação entre XOR e XNOR A ⑦ B C A ⑦ B c A BTOC A BÊ A BOT A Ba AOBOC A ④ BTOCTOD AOB Cti A B COD AOB cê AOTSICCOD A 013 ④ COD Ciçuito Comparado Projetar um comparador de igualdade entre dois números de 2 bits Sua saída deve ser de nível lógico ALTO quando os números forem iguais YUoyiySI O 0 O 1 O 0 O 1 O Kikoii O 0 1 O Eiko 0 O 1 1 01 o o O 1 10 O S IIIJj Eteoyiy vii g g O 1 11 a kikoyiy 1 O 00 O 1 O 01 O Iyilkoy boy 1 O 1 O 1 Kyi tojo Voy O 1 O 1 J 1 1 00 kiyicteooy teiyilkooy 1 1 01 O 1 1 10 O no Oy Kyi the y 1 1 1 1 1 Ckooyo k 0g K Ko Yi Y Bjos r Oaks Para projetar um circuito comparado com uma quantidade maior de bits basta incluir novas portas XNOR para cada bit adicional Exemplo com 4 bits s kooy K oy Nao ya rksoys 1 Circuitos Aritméticos Unidade lógica e Aritmética ULA e cumulado 11 Memória Unidade ULA de controle 1 Registrado B senador binário paralelo circuito lógico que realiza a soma de dois números binários de modo que os bits são todos inseridos simultaneamente na entrada do som a dor 11 Sonhadores de 1bit Meio somado Halt Adler lembre se que e bitte 0 O 1 1 7 Ife transporte I I I T AIMEE O 1 O 1 S A ④ B 1 0 O 1 T AB 1 1 1 O A B I s i A B À Ha Halt Adler f t T S L lo Meio somado Senador completo Full Adler Eiçemplo 11102 1102 iiiÉÉÊ 1101 ABTeTm 1 O 0 1 A D TE Fe A IFE BTE O 1 O A ④ Te A DTOTE o ᵗ O 1 1 1 O A ⑦ B ⑦ TE O 1 1 O 1 1 O teles 1 O 1 O S A Te ATE 1 1 1 1 1 A B A B TE ⑧ ① ⑥ I 111 TE A B g FA Full Ts s Adde IHE I i somados completo 42 Senador 4 bits Exemplo I TA TÀÍÃ Ao Í B B B Bo Sy Sz Sa S So É g Pay A B Ao Bo te te te FA FA FA HA Ts S Ts S s T s 1 Su S S S So 43 Circuito Multiplicador c semeadores Evçempho 11 112 K KTTYTJ Tabela Verdade da Mutt 14 7171 A044 ᵗF y y BIBI BO O 1 O 1 0 O 1 1 o de 1 tstzt Zo Operarão AND Circuito K no Y Y ② a HEFF 1 Z D 7 t 3